임베디드 개발/TMS320F2838x (C28x)

TMS320F28388D ] DAC 겸용 ADC 핀 사용시 주의점

eteo 2024. 8. 4. 22:48

 

 

 

 

DAC 겸용 채널인 ADCINA0, ADCINA1, ADCINB1의 경우 내부의 50k옴 풀다운이 있다.

 

 

 

 

 

 

해당 채널을 ADC로 사용시 영향성은? 만약 ADC 입력 단에 높은 값의 저항이 있다면 전압분배기를 형성하여 게인 오류를 일으킬 수 있다고 한다.

 

 

 

 

https://e2e.ti.com/support/microcontrollers/c2000-microcontrollers-group/c2000/f/c2000-microcontrollers-forum/839807/tms320f28075-adcina1-internal-50kohm-pulldown-resistor-question

 

 

 

 

 

그리고 데이터시트를 찾아보면 ADC 입력 회로의 소스 임피던스에 대한 언급도 있다. 이건 모든 ADC 채널에 적용되는건데, 아래 그림에서 소스 임피던스 Rs와 Ron의 합성저항은 ADC 내부의 샘플링 앤 홀드 커패시터인 Ch와 RC회로를형성하는데 Rs값이 커지면 Ch의 충전 시간 상수가 커져서 Ch가 목표 전압에 도달하는 데 더 오랜 시간이 걸린다고 한다.

 

즉, Rs의저항이 크고 샘플링 시간이 충분하지 않은 경우 Ch가 입력 전압에 완전히 도달하지 못하고 샘플링이 종료되어, 이로인해 ADC 출력 값이 예상보다 낮게 나올 수 있다.